Przeglądaj wersję html pliku:

2.12 scalone układy cyfrowe (sprawozdanie v.1)


INSTYTUT ELEKTRONIKI

ZAKŁAD ELEKTRONIKI PRZEMYSŁOWEJ

Temat: SCALONE UKŁADY CYFROWE



1.ZAGADNIENIA TEORETYCZNE

Przedmiotem badań była trójwejściowa bramka typu NAND spełniająca
funkcje negacji iloczynu zmiennych wejściowych.



Rys. 1- SEQ Rysunek \* ARABIC \s 1 1 .Trójwejściowa bramka typu
NAND.



Rys. 1- SEQ Rysunek \* ARABIC \s 1 2 . Schemat bramki trójwejściowej
typu NAND

Trójwejściowe bramki typu NAND znalazły zastosowanie w monolityczne
układy scalone: UCA6400N/10N/20N/30/N , UCY7400N/10N/20N/30/N ,
zawierają bramki spełniające funkcje negacji iloczynu zmiennych
wejściowych , oznaczoną w skrócie jako I-NIE. Stan wysoki (1) na
wszystkich wejściach ,powoduje wystąpienie stanu niskiego (0) na
wyjściu , natomiast stan niski (0) na jednym lub wielu wejściach
wywołuje stan wysoki (1) na wyjściu.



Rys. 1- SEQ Rysunek \* ARABIC \s 1 3 .Trzykrotne trzywejściowe bramki
typu NAND w układzie UCY7410N

2.CZĘŚĆ PRAKTYCZNA

W części teoretycznej na każde wejście przyłożono sygnał z sondy
logicznej i obserwowano sygnał wyjściowy. Otrzymane wyniki porównano
z tabelą prawdy dla danej bramki.





WNIOSKI:

Badana bramka nie jest typu NAND.

 
statystyka